Titre
de la thèse : Auto-Polarisation
de la Grille Arrière pour Auto-Calibration de Cellules
Analogiques et Mixtes en Technologie UTBB FDSOI
Directeur
de thèse : Gilles
Jacquemod
Financement
: Bource ministérielle
& Collaboration CEA-LETI
Domaine d'activité :
Technologie FDSOI, Grille arrière, logique
complémentaire, Cellules mixtes, PLL
Publications :
Revues
internationales :
Z. Wei, G.
Jacquemod, P. Lorenzini, F.
Hameau, E. de Foucauld & G.
Jacquemod, “Study and reduction of
vairability in 28nm Fully Depleted
Silicon On Insulatot technology”, Journal of Low Power
Electronics,
vol. 12, n°
1, p. 64-73, 2016.
Brevets :
P.
Audebert, E. de Foucauld, Y. Leduc, G. Jacquemod, Z. Wei & P.
Lorenzini,
“Circuit
électronique élémentaire pour étage
d'amplification ou de recopie de signaux
analogiques”,
Brevet Français CEA-LETI et UNS, 6 Avril 2017, WO2017055709 A1,
PCT/FR2016/052394, 2017.
Conférences
"Invitées" :
Y.
Leduc, G.
Jacquemod, Z.
Wei, J. Modad, P.
Lorenzini,
& E.
de
Foucauld,
“La logique
complémentaire, une opportunité offerte par le FDSOI pour
l'intégration de circuits mixtes dans les technologies les plus
avancées”, FETCH,
Villard-de-Lans, France, 2016.
G.
Jacquemod, E.
de
Foucauld,
Y.
Leduc, F. Hameau,
Z.
Wei, J. Modad & P.
Lorenzini,
“VCRO design in 28 nm
FDSOI technology using fully complementary inverters”, ICSS, Phuket,
Thailland, pp. 63-64,
2015.
Y. Leduc,
Z.
Wei, J. Modad, M.A. Garcia-Perez,
E.
de
Foucauld,
P.
Lorenzini
& G.
Jacquemod, ,
“Digital complementary logic in 28
nm FDSOI
technology
to address the next nanoelectronic challenges”, BIT'S 5th Annual
World Congress of Nano Science & Technology, Xi'an, China, pp.
172,
2015.
Conférences
internationales :
Z.
Wei, G.
Jacquemod,
J. Prouvee, E.
de
Foucauld
& Y.
Leduc,
“Low
power IoT design using FDSOI technology”, SENSO, Gardanne,
France,
2017.
G.
Jacquemod,
Z.
Wei, Y.
Leduc & E.
de
Foucauld,
“Back-gate
cross-coupled cells for high performance clock in 28nm FDSOI technology”, Nano-Science & Technologie, Fukuoka,
Japan, 2017.
Z.
Wei, Y.
Leduc, E.
de
Foucauld
& G.
Jacquemod,
“Novel building blocks
for PLL using complementary logic in
28nm UTBB-FDSOI
technology”, NEWCAS, Strasbourg,
France, pp. 121-124,
2017.
Z.
Wei, Y.
Leduc, G.
Jacquemod &
E.
de
Foucauld,
“UTBB-FDSOI
complementary logic for high quality analog signal processing”, ICECS, Monaco, pp.
572-575,
2016.
G.
Jacquemod, Z. Wei, P. Lorenzini & Y.
Leduc, “New
Design using UTBB FDSOI technology”, CDNLive, Munich, Germany, 2016.
G.
Jacquemod, Z. Wei, Y. Leduc & C.
Jacquemod, “New
QVCO Design using UTBB FDSOI technology”, EWME, Southampton, UK, 2016.
G.
Jacquemod, Z. Wei, J. Modad, E. de Foucauld, F. Hameau, Y. Leduc & P. Lorenzini, “Study
and reduction of variability in 28nm FDSOI technology”, VARI/PATMOS, Salvador Bahia,
Brazil, 2015, p. 19-22.
Conférences
nationales :
Z. Wei, Y. Leduc & G. Jacquemod, "Auto-polarisation de la grille arrière pour
auto-calibration de cellules analogiques et mixtes en technologie UTBB
FDSOI", JNRDM,
Toulouse, France, 2016.
Z. Wei, “Auto-Polarisation
de la Grille Arrière pour Auto-Calibration de Cellules
Analogiques et Mixtes en Technologie UTBB FDSOI”, FETCH,
Villard-de-Lans, France, 2016.